# スタブを用いた電源安定化手法

名倉 徹† 池田 誠<sup>†,††</sup> 浅田 邦博<sup>†,††</sup>

† 東京大学大学院 工学系研究科
 †† 東京大学 大規模集積システム設計教育研究センター (VDEC)
 † 〒 113-8656 東京都文京区本郷 7-3-1
 E-mail: †{nakura,ikeda,asada}@silicon.u-tokyo.ac.jp

あらまし スタブを LSI の電源線に直接接続することにより *di/dt* 電源ノイズを削減することが可能であることを示 す。HSPICE シミュレーションによると、1.8V、2.5GHz 動作のテスト回路において、電源線にスタブを接続すること により、無付加・同一面積容量を接続した場合に比べてそれぞれ 48%、26% の電源ノイズを削減することが示された。 また、本手法は周波数が高くなるほど効果的に働き、将来の高速化 LSI デバイスにおいて、さらに有効であることを 示す。

キーワード スタブ, di/dt ノイズ, 寄生インダクタンス, 電源ノイズ, 伝送線路, 等価終端近似

# Power Supply Noise Reduction using Stubs

Toru NAKURA<sup>†</sup>, Makoto IKEDA<sup>†,††</sup>, and Kunihiro ASADA<sup>†,††</sup>

† Dept. of Electronic Engineering, University of Tokyo
†† VLSI Design and Education Center (VDEC), University of Tokyo
† 7–3–1, Hongo, Bunkyo-ku, Tokyo, 113–8656 Japan
E-mail: †{nakura,ikeda,asada}@silicon.u-tokyo.ac.jp

**Abstract** This paper describes a di/dt noise reduction method, which attaches stubs to the power line in LSI chips. A theoretical model of lossy transmission line stub is investigated, and simulation results show that the stub can reduce 48% and 26% of the noise compared with the nothing attached case, and de-coupling capacitor case, respectively, at a 2.5GHz 1.8V operation test circuit. It is also shown that this method will work more efficiently for further high frequency operation chips. **Key words** stub, di/dt noise, parasitic inductance, power supply noise, transmission line, equivalent termination approximation

## 1. はじめに

LSIの高速化・集積化によって電源ノイズが大きくなるとと もに、低電圧化によってノイズマージンの低下を招き、電源ノ イズがLSI回路の誤動作の原因となって信頼性を低下させてい る。微細化の進行によって回路の高速化は今後も続くことが予 想され、トランジスタのスイッチングとパッケージなどの寄生 インダクタンスが原因となる *di/dt* ノイズが深刻な問題となっ てくる。また、*di/dt* による EMI(Electro-Magnetic Interferance: 電磁放射) ノイズも問題となる。

di/dt を抑えるために、非同期回路方式[1] やデカップリング 容量を用いる方法[2]、PCB ボード上にインダクタを形成する 手法[3] などが提案されている。しかし、これらの方法は設計 が複雑であったり、市販の EDA ツールが対応していなかった りして、現実的ではない。デカップリング容量を用いる場合も、 チップ内部に形成するとチップ面積の増大につながり、チップ 外部に用いる場合も、容量の端子自体の寄生インダクタの影響 で高周波では効果が小さい。

本発表では、スタブを LSI の電源線に接続することで *di/dt* を削減する手法について提案する [4]。スタブに関しては、有線



図 1 EMI ノイズ、および、パッケージ・ボンディングワイヤの寄生イ ンダクタンスと *di/dt* ノイズ.

通信におけるインピーダンスマッチングなどに広く使用されて おり、理論も確立しているように見えるが、通常、抵抗の影響 を無視することが多い。LSI回路の内部配線を伝送線路として 解析する手法[5]も提案されているが、信号線を想定している。 本研究の目的は、LSIの電源ノイズ削減のためのスタブ理論を 確立し、それを実証することである。

## 2. スタブ理論

#### 2.1 基本概念

動作周波数の上昇によって電圧・電流波長と配線距離が同程 度になると、信号が配線を伝達する時間が無視できなくなり、 配線を抵抗・容量ではなく、伝送線路として扱う必要がある。 このとき、特性インピーダンス Z<sub>0</sub>、伝搬定数 γ は

$$Z_0 = \sqrt{\frac{R + j\omega L}{G + j\omega C}} \tag{1}$$

$$\gamma = \sqrt{(R + j\omega L)(G + j\omega C)}$$
(2)

と表される。ここで R, L, G, C はそれぞれ単位長さあたりの抵抗、インダクタンス、コンダクタンス、容量である。このとき前進波・後進波はそれぞれ  $V_f e^{-\gamma z}$ 、 $V_b e^{\gamma z}$  と表され、これはさらに位相定数  $\beta_r$  と減衰定数  $\alpha$  を使って

$$V_f e^{-\gamma z} \equiv V_f e^{-\alpha z} e^{-j\beta_r z} = V_f e^{-(\alpha + j\beta)z} = V_f e^{-j(\beta_r - j\alpha)z}$$
(3)

と表すことができ、それぞれ

$$\alpha = \operatorname{real}(\gamma), \quad \beta_r = \operatorname{imag}(\gamma)$$
 (4)

である。また、複素伝搬定数として βc を次のように定義できる

$$\beta_c = \beta_r - j\alpha. \tag{5}$$

この複素伝搬定数を用いることにより、前進波・後進波はそれ ぞれ  $V_r e^{-j\beta_c z}$ 、 $V_r e^{j\beta_c z}$  と表される。

特性インピーダンス Z<sub>0</sub>、長さ *I*、終端インピーダンス Z<sub>1</sub> の伝 送線路の入力インピーダンスは

$$Z_{stub} = Z_0 \frac{Z_l \cos \beta_c l + j Z_0 \sin \beta_c l}{Z_0 \cos \beta_c l + j Z_l \sin \beta_c l}$$
(6)

と表され、解放終端 (Z<sub>l</sub>=∞) では

$$Z_{stub} = Z_0 \frac{\cos \beta_c l}{i \sin \beta_c l} \tag{7}$$

となる。ここで、伝送線路が無損失 (R = G = 0) かつ、信号波 長の 4 分の 1 の長さ ( $\beta_c l = \pi/2$ ) であれば、スタブの入力インピー ダンスは

$$Z_{stub} = 0 \tag{8}$$

となり、これは無限大の容量と等価である。したがって、図 2 に示すように、このスタプを LSI の電源線に接続することによ り、電源ノイズを低減することができる。

LSI 回路におけるスイッチング電流の主要な成分はクロック 周波数 f<sub>0</sub> であり、スタブ長はクロック周波数に合わせて設計される。



図2 電源線へのスタブ接続によるノイズ削減.

$$l = \frac{\pi/2}{\beta_{r0}} = \frac{\lambda_0}{4} \tag{9}$$

ここで $\lambda_0$ は伝送線路上の信号波長である。スタブ長を周波数 $f_0$ に合わせて設計した場合、式(7)から分かるように、 $(2n-1)f_0$ の周波数成分も吸収する

$$\cos(\beta_c l) \simeq \cos[(2n-1)\beta_{r0}l] = \cos\frac{(2n-1)\pi}{2} = 0.$$
 (10)

その半分の長さのスタブを別途接続することにより、その2倍の高調波  $2f_0$  とその奇数倍の周波数  $(2n-1) \cdot 2f_0$  ノイズも低減される。

2.2 等価終端近似 (ETA)

電源線のインピーダンスは低く設計されるため、スタブの抵抗成分を無視することはできない。減衰係数  $\alpha$ を持つ伝送線路の周回伝搬減衰率  $\eta$  は

$$\eta = e^{-\alpha 2l} \tag{11}$$

と表される。

開放終端線路においては、伝搬ロスが唯一の減衰となる。一 方、伝搬ロスのない理想線路に有限のインピーダンス終端を した場合は反射が唯一のロスとなる。ここで、等価終端近似 (Equivalent Termination Approximation: ETA) 手法を提案する。 等価終端近似では、抵抗成分付き開放終端線路の伝搬ロスを、 理想線路の等価インピーダンス終端による反射ロスとして扱う。 つまり、周回伝搬減衰率  $\eta$  と同じ反射係数  $\Gamma_{LEquiv}$  となるような 抵抗で終端された理想線路と近似する。

$$\gamma = \Gamma_{lEquiv} \equiv \frac{Z_{lEquiv} - Z_{0Ideal}}{Z_{lEquiv} + Z_{0Ideal}}$$
(12)

であり、したがって等価終端インピーダンス Z<sub>lEquiv</sub> は

$$Z_{lEquiv} = Z_{0Ideal} \frac{1+\eta}{1-\eta}$$
(13)



図 3 (a) 抵抗有り伝送線路の開放終端 – 現実モデル. (b) 理想伝送線路 の等価抵抗終端 – 等価終端近似. (c) スタブの長さ方向での電圧 分布.

となる。このとき、4 分の 1 波長のスタブ ( $\beta_r l = \pi/2$ )の入力イ ンピーダンスは

$$Z_{stubEquiv} = Z_{0Ideal} \frac{Z_{IEquiv} \cos(\frac{\pi}{2}) + jZ_{0Ideal} \sin(\frac{\pi}{2})}{Z_{0Ideal} \cos(\frac{\pi}{2}) + jZ_{IEquiv} \sin(\frac{\pi}{2})}$$
(14)

$$= \frac{Z_{0Ideal}^2}{Z_{lEquiv}} = Z_{0Ideal} \frac{1-\eta}{1+\eta}$$
(15)

となる。

2.3 スタブの設計

スタブ幅を広げることでスタブの抵抗を下げることができる。 一方、スタブ幅を広げると図6で示されるように、同じ面積で 形成されるデカップリング容量が大きくなり、スタブでのノイ ズ削減と容量でのノイズ削減の区別がつかなくなる。本研究の 目的はスタブの有効性を示すことであるため、ここでは、「ス タブによる電源ノイズ低減効果と、同一面積のデカップリング 容量による電源ノイズ低減効果との差が明確になる」ようなス タブを設計する。

ここでは H 社の 0.18µm、5 層メタル、標準 CMOS プロセス を仮定し、チップの動作周波数を 2.5GHz とした。ML1 を GND とすることで、電界がシリコン内部に入り込んで誘電体損失を 起こすのを防ぐ。ここでは、3 種類のスタブ構造をシミュレー ションする。ML5 のみ、ML4 と ML5、ML3-ML5 をそれぞれ スタブの信号線(電源線)として、そのスタブ幅を変化させ、そ れぞれの場合におけるスタブと同一面積デカップリング容量の



図4 3 種類のスタブ構造における、スタブと同一面積デカップリング 容量の入力インピーダンス比. スタブ幅をスイープした. ML1 を GND とする.



図 5 スタブ構造. R=500Ω/m, L=102nH/m, C=407pF/m, G=0.



図 6 スタブ構造と同一面積デカップリング容量の構造.



図 7 スタブと同一面積容量における入力インピーダンスの周波数依 存性.

入力インピーダンスの比を計算した結果を図4に示す。容量値・ インダクタンス値は Raphael の2次元電磁界解析によって求め た。抵抗値は DC でのシート抵抗の測定値を元に計算した。ま た、誘電体損失はゼロとした。スタブの入力インピーダンスは 式 (7)を用いて計算した。

図 4 より、ここではスタブを ML4 と ML5 で形成し、幅 40 $\mu$ m とした。 $Z_{stub}/Z_{cap}$ が小さいほどノイズの差は大きくなり、幅が 大きいと必要面積が大きくなる。比の値は 40 $\mu$ m 周辺で飽和し ている。この構造では、スタブ長は 2.5GHz 向けに 15.323mm、 5GHz 向けに 7.662mm となる。図 5 および図 6 に、スタブと同 一面積容量の構造を示す。この構造におけるスタブの伝送線路 パラメータは R=500 $\Omega$ /m, L=102nH/m, C=407pF/m であり、同 一面積容量は  $C_p$ = 407pF/m×(15.323+7.662mm)=9.4pF である。

図 7 にスタブと同一面積容量の入力インピーダンスの周波数 依存性を示す。目的とする周波数ではスタブの入力インピーダ ンスの方がデカップリング容量の入力インピーダンスよりも低 くなっていることが分かる。

ここで、表皮効果は無視して電流はスタブ断面積に均一に流 れると仮定した。また、ノイズ低減の観点から見ると、面積制 限が無い場合は幅の広いスタブが望ましい。

#### 3. HSPICE シミュレーション

#### 3.1 テスト回路

図 8 にテスト回路を示す。2<sup>7</sup> – 1 疑似ランダムパターン発生 回路 (Pseudo Random Bit Stream: PRBS) の各出力にインバータ 列を接続して、クロック毎にランダムなスイッチングノイズを 発生させる。インバータ列のインバータ数は 2 から 12 まで分 布しており、これは最も一般的な同期回路の DFF 間のパスの



図8 テスト回路.

長さの分布を模擬している。最も長いインバータ列の遅延は 2.5GHz クロック周期よりも短い。VCO を内蔵し、外部から容 易にクロック周波数を変化させることが可能である。

電源線に何も接続しなかった場合、同一面積のデカップリン グ容量を接続した場合、スタブを接続した場合、の3種類につ いて、それぞれの場合の内部電源のノイズに注目する。実際の 測定系として、電源線に測定用ピンを直接接続し、50Ω系の高 速測定オシロスコープで観測することを想定している。この時、 Vdd がパッケージの寄生素子を通じて 50Ω で接続されるため、 実際の使用状況での電源ノイズとは異なるが、「50Ω も含めた 電源系における電源ノイズの違い」を観測することでスタブの 効果を見積もることができる。なお、電源線のパッケージ・ボ ンディングワイヤの寄生インダクタンスを 0.5nH と仮定した。

3.2 シミュレーション手法

SPICE 回路シミュレーションをするにあたり、スタブの等価 回路として、図 3(a) に示すような RCL を梯子型に接続した回 路を考えることができる。しかしこの方法は、疑似 LC 発振を なくすために梯子の段数を増やす必要があるとともに、インダ クタンスを使用するためにシミュレーションが収束しにくく、 時間がかかるという欠点がある。ここでは、等価終端近似で計 算される終端抵抗と理想伝送線路を用いることにより、シミュ レーション時間が 13%短縮された。

3.3 シミュレーション結果

図 8 における virtualvdd 端子の 3 種類の電源系での HSPICE シミュレーション波形を図 9(a) に示す。動作周波数は 2.5GHz である。電源ノイズの大きさの指標として、ここでは、理想 電圧値からの差分を標準偏差 σ で表すことにする。無付加/容 量/スタブの電源系における σ はそれぞれ 0.107/0.075/0.055 で あり、スタブを用いることで無付加/容量と比較してそれぞれ 48%/26%のノイズを低減できたことが分かる。図 9(b) に電源電 圧波形に FFT を掛けて得られたノイズスペクトルを示す。スタ ブを用いることにより、2.5GHz 成分は 58%/36%、5GHz 成分 は 63%/36%のノイズを低減できていることが分かる。



図9 (a) virtualVdd ノードのシミュレーション波形. (b) そのスペクトル.

### 4. 考 察

4.1 周波数成分

トランジスタが毎クロック同じタイミングで動作する場合は、 電流波形・電源ノイズは nf<sub>0</sub> 成分しか持たない。しかし、毎ク ロックでランダムなスイッチングが起こる場合は図 9(b) に示す ように nf<sub>0</sub> でない成分を持ち、スタブでは吸収できない。

スタブの入力インピーダンスは初期状態では  $Z_0$  であり、定 常状態では  $Z_{stub}$  となる。 $Z_0$  から  $Z_{stub}$  へと変化するには時定数  $\tau$  が必要であり、等価終端近似を用いると

$$\tau = \frac{1}{-2f \log |\eta \Gamma_s|} \tag{16}$$

と表すことができ、Γ<sub>s</sub>は近端での反射係数である。今回のスタ プでは、その値は 2.5GHz/5GHz スタブにおいて 557ps/603ps で あり、2.5GHz の 2 クロックサイクル程度の時間となる。

nf<sub>0</sub> 以外の成分を持つことと、入力インピーダンスが時定数 を持って変化することが原因でスタブのノイズ低減効果は低く なってしまうが、それでも図 9(a) に示すようにノイズの低減に 有効であることが分かる。

4.2 遠端での電圧振幅

スタブが特定の周波数成分を蓄積・供給することで、AC 電 流がパッケージの寄生インダクタンスを通じて供給される必要 がなくなり、電源ノイズが低減される。ここで、スタブはスタ ブ自身の電圧を振動させることでエネルギーを蓄積しており、 したがって、スタブ遠端の電圧振幅が最大となる。スタブの近



図 10 (a) 近端 (virtualVdd) および 2.5GHz スタブ遠端の動作波形。100 段梯子型 LCR 回路、および、等価終端近似モデル使用. (b) 近 端 (virtualVdd) および 2.5GHz・5GHz スタブ遠端のスペクトル. 等価終端近似モデル使用.

端と遠端での電圧比は、等価終端近似を用いると

 $\frac{V_{far}}{V_{near}} = -j\frac{1+\eta}{1-\eta} \tag{17}$ 

となる。今回のテスト回路において、2.5GHz、5GHz スタブに おける電圧比はそれぞれ 4.26、8.27 となる。このスタブを LSI 内部に内蔵する場合、遠端の電圧が電源電圧よりも高くなるた め、層間絶縁膜の破壊電圧を越えないように注意する必要があ る。図 10(a) に近端と遠端での電圧波形を示す。ここでは、スタ ブを 100 段の梯子型 LCR 回路とした場合と、等価終端近似を 用いて理想伝送線路と終端抵抗とした場合の波形を重ねて示す。 また、図 10(b) には近端、2.5GHz スタブ遠端、5GHz スタブ遠 端でのスペクトルを示す。2.5GHz スタブでは 2.5GHz, 7.5GHz 成分、5GHz スタブでは 5GHz 成分のノイズをそれぞれ蓄積し ていることが分かり、これは図 7 に示す結果と一致する。近端 と遠端の比の値が理論値と異なるのは、これが過渡解析であり、 定常状態ではないことに由来している。

4.3 高周波での効果

スタブ長は動作周波数に反比例する。スタブ幅が一定の場合 は、同一面積デカップリング容量も動作周波数に反比例するた め、その入力インピーダンス |Z<sub>cap</sub>|=1/ωC<sub>p</sub> は周波数が変化して も一定値を取ることになる。一方、スタブに関しては、長さが 短くなることによって抵抗の影響が小さくなり、入力インピー ダンスは周波数が高くなると小さくなる。スタブの入力イン



図 11 スタブ・同一面積容量の入力インピーダンスの動作周波数依存 性、および、ITRS ロードマップによる動作周波数予測と、その 周波数における入力インピーダンスの比.

ピーダンスと同一面積のデカップリング容量の動作周波数依存 性を図 11 に示す。スタブの断面構造は今回のテストで用いた ものと同じ構造とした。また、ITRS (International Technology Roadmap for Semiconductors)のロードマップに示されている動 作周波数における、スタブと容量の入力インピーダンスの比を、 その実現年代と共に示す。

ノイズ電圧は、寄生インダクタンス、電源-グランド間容量、 ウェル容量などの様々な要因によって決まるため、入力インピー ダンスの比がそのままノイズ量の比になるわけでは必ずしもな いが、クロック周波数が上昇するに従ってスタブのノイズ低減 効果が大きくなることが分かる。

### 4.4 スタブ構成

本稿では、スタブをチップに内蔵することを前提として話を 進めてきた。しかし、スタブをパッケージ内部や、PCBボード 上に形成することでも電源ノイズを抑えることが可能である。 LSI に内蔵する場合は配線プロセスの微細化に起因してスタブ の抵抗値が大きかったが、パッケージ内部や PCB ボード上に 形成する場合は、低抵抗の配線を使用することが可能であり、 さらなるノイズ削減効果が期待できる。ただし、スタブよりも 内側にあるボンディングワイアの寄生インダクタンスなどは、 *di/dt* ノイズの原因となってしまう。

近年、特に携帯機器を中心に、動的に動作周波数を変化させ ることがある。スタブ長は動作周波数に合わせて設計する必要 があり、動的に変化させることはできない。ただし、今回は最 もシンプルな構造である開放終端スタブを使用したが、必要で あれば、容量終端やインダクタンス終端として、その容量値や インダクタンス値を動的に変化させることで、スタブ長を等価 的に変化させて、その抑制周波数を動的に変化させることが可 能である。

#### 5. まとめ

スタブを用いて電源ノイズを低減できることを理論的に示した。2.5GHz 動作のテスト回路におけるシミュレーション結果によると、1.8V 電源電圧において無付加、同一面積デカップリ

ング容量と比較して、それぞれ48%,26%のノイズが低減された。また、等価終端近似を用いることで抵抗を持つスタブの理論解析が可能となった。このスタブは周波数が高いほどその効果を発揮するこを示した。

#### 謝 辞

## 本研究で御協力いただいた東京大学大規模集積システム設計 教育研究センター (VDEC)及び関係者の皆様に感謝致します. 文 献

- [1] Mustafa Badaroglu, Kris Tiri, Stephane Donnay, Piet Wambacq, Ingrid Verbauwhede, Georges Gielen, Hugo De Man, "Clock Tree Optimization in Synchronous CMOS Digital Circuits for Substrate Noise Reduction Using Folding of Supply Current Transients," in *Proc. 39th Design Automation Conf.*, June 2002, pp.399–404.
- [2] K. Y. Chen, William D. Brown, Leonard W. Schaper, Simon S. Ang, Hameed A. Naseem, "A Study of the High Frequency Performance of Thin Film Capacitors for Electronic Packaging," *IEEE Trans. Advanced Packag.*, May 2000, pp.293–302.
- [3] Hirokazu Tohya, "New Technologies Doing Much for Solving the EMC Problem in the High Performance Digital PCBs and Equipment," *IEICE Trans. Fundamentals*, March 1999, pp.450–456.
- [4] Toru Nakura, Makoto Ikeda, Kunihiro Asada, "Theoretical Study of Stubs for Power Line Noise Reduction," in *Proc. 2003 Custom Inte*grated Circuit Conf. (CICC), Sept. 2003, 31-4.
- [5] Payam Heydari, Soroush Abbaspour, Massoud Pedram, "A Comprehensive Study of Energy Dissipation in Lossy Transmission Lines Driven by CMOS Inverters," in *Proc. 2002 Custom Integrated Circuits Conf.*, May 2002, 25-6.
- [6] "International Technology Roadmap for Semiconductors 2002 Update," [Online] Available: http://public.itrs.net/